• <b id="yxvk2"></b>

    <wbr id="yxvk2"></wbr><wbr id="yxvk2"></wbr>
  • <wbr id="yxvk2"></wbr>
      <u id="yxvk2"></u>

        <video id="yxvk2"></video>

        PI信號完整性測試,電源輸出質量測試

        單價: 面議
        發貨期限: 自買家付款之日起 天內發貨
        所在地: 直轄市 北京
        有效期至: 長期有效
        發布時間: 2023-12-18 06:00
        最后更新: 2023-12-18 06:00
        瀏覽次數: 1714
        采購咨詢:
        請賣家聯系我
        發布企業資料
        詳細說明
        PCB信號完整性的步驟

          1、設計前的準備工作

          在設計開始之前,必須先行思考并確定設計策略,這樣才能指導諸如元器件的選擇、工藝選擇和電路板生產成本控制等工作。就SI而言,要預先進行調研以形成規劃或者設計準則,從而確保設計結果不出現明顯的SI問題、串擾或者時序問題。(:EDA設計智匯館)

          2、電路板的層疊

          某些項目組對PCB層數的確定有很大的自主權,而一些項目組卻沒有這種自主權,了解你所處的位置很重要。

          其它的重要問題包括:預期的制造公差是多少?在電路板上預期的絕緣常數是多少?線寬和間距的允許誤差是多少?接地層和信號層的厚度和間距的允許誤差是多少?所有這些信息可以在預布線階段使用。

          根據上述數據,你就可以選擇層疊了。注意,幾乎每一個插入其它電路板或者背板的PCB都有厚度要求,多數電路板制造商對其可制造的不同類型的層有固定的厚度要求,這將會極大地約束終層疊的數目。你可能很想與制造商緊密合作來定義層疊的數目。應該采用阻抗控制工具為不同層生成目標阻抗范圍,務必要考慮到制造商提供的制造允許誤差和鄰近布線的影響。

          在信號完整的理想情況下,所有高速節點應該布線在阻抗控制內層(例如帶狀線)。要使SI并保持電路板去耦,就應該盡可能將接地層/電源層成對布放。如果只能有一對接地層/電源層,你就只有將就了。如果根本就沒有電源層,根據定義你可能會遇到SI問題。你還可能遇到這樣的情況,即在未定義信號的返回通路之前很難仿真或者仿真電路板的性能。

          3、串擾和阻抗控制

          來自鄰近信號線的耦合將導致串擾并改變信號線的阻抗。相鄰平行信號線的耦合分析可能決定信號線之間或者各類信號線之間的“安全”或預期間距(或者平行布線長度)。比如,欲將時鐘到數據信號節點的串擾限制在100mV以內,卻要信號走線保持平行,你就可以通過計算或仿真,找到在任何給定布線層上信號之間的小允許間距。如果設計中包含阻抗重要的節點(或者是時鐘或者專用高速內存架構),你就必須將布線放置在一層(或若干層)上以得到想要的阻抗。(:EDA設計智匯館)

        D0BB1430-7FF6-49FA-B873-29F085FC493D.pngE047D8E8-197E-458A-92A4-D896607BE9F1.png

        相關測試電源產品
        相關產品
         
        国产又色又爽又刺激的视频_国产欧美综合精品一区二区_欧美精品第一区二区三区_三级片中文字幕在播放
      1. <b id="yxvk2"></b>

        <wbr id="yxvk2"></wbr><wbr id="yxvk2"></wbr>
      2. <wbr id="yxvk2"></wbr>
          <u id="yxvk2"></u>

            <video id="yxvk2"></video>
            中文字幕在线永久免费看精品视频 | 日本最新免费二区三区在线观看 | 五月天伊人久久大香线焦 | 中文字幕精品乱码亚洲一区 | 亚洲国产欧美在线成人最新 | 亚洲Av一级在线免费观看 |